IP Ядра

Компания Минерва предлагает к реализации IP ядра.  Каждое ядро сопровождается средствами верификации (testbench и тестовые векторы) и подробным описанием продукта, включая инструкции по интеграции ядра в систему заказчика. По умолчанию ядра выполнены для работы на FPGA. По запросу заказчика возможна адаптация для ASIC.

 

Термин IP Core (Intellectual Property core) устоявшийся термин для обозначения  программного продукта, описывающего топологию микросхемы, основанного на интеллектуальной собственности. В этом случае интеллектуальной собственностью могут быть как патенты на изобретения, так и на хранящихся в тайне революционных технологиях компаний-разработчиков (know how). IP ядро - это набор программных библиотек на языке описания аппаратуры (HDL – hardware description language). При продаже IP ядра важным конкурентным преимуществом является наличие в поставке продукта подробной информации о технологиях, на которых базируется ядро, математических моделей различных типов, испытательных стендов (testbench), отладочных плат с примерами действующих проектов.

 

IP Core (или IP ядро) наиболее эффективная форма, по сравнению с патентом или ноу-хау, продажи интеллектуальной собственности. Покупатель технологии может ознакомиться с технологиями на примере ограниченных версий ядер ещё до принятия решения о покупке.

SATA Controller IP Core

Video Output Port IP Core

CABAC Encoder IP Core

CABAC Decoder IP Core

Low latency AVC Encoder IP Core

UpScaler IP Core

 

Универсальные динамически конфигурируемые кодеки:

  • Кодек RSC Turbo (Wimax/DVB) кодов, на скорости до 50Мб/с, алгоритм декодирования BCJR в версии MaxLogMap.
  • RSC2 Turbo (DVB2) кода, на скорости до 50Мб/с, алгоритм декодирования BCJR в версии MaxLogMap.
  • WiMAX LDPC, на скорости до 2Гб/с. Алгоритм декодирования BP/Layered BP в версии Normalized Min-Sum
  • NASA GSFC LDPC (STD 9100) для полного и укороченного кода, на скорости до 1,5Гб/с. Алгоритм декодирования BP/Layered BP в версии Normalized Min-Sum.
  • Turbo CCSDS 131.0-B-3, на скорости до 12Мб/с, алгоритм декодирования BCJR в версии MaxLogMap
  • LDPC 3GPP TS 38.212 v15.7.0 на скорости до 0.75Гб/с. Алгоритм декодирования Layered BP в версии Normalized Min-Sum
  • 4D-8PSK CCSDS 413.0-G-2 на скорости до 400Мб/с с мягким декодированием по алгоритму Витерби
  • Рида-Соломона, на скорости до 6Гб/с, с жестким декодированием.
  • БЧХ, на скорости до 200Мб/с с жестким декодированием

Аппаратура сопряжения цифровых интерфейсов

Многолетний опыт специалистов компании в разработке сложной радиоэлектронной аппаратуры позволяет предложить клиентам компании качественное профессиональное оборудование, которое обеспечивает решение таких задач как:

  • Захват потоков цифровых данных
  • Преобразование форматов данных в реальном масштабе времени
  • Анализ потоков данных
  • Конвертацию, сопряжение интерфейсов 

Оборудование компании может быть использовано при подготовке вещания цифрового телевидения, анализе качества потокового вещания видео и аудио, научных исследованиях и т.д. 

uScio FMC Carrier USB 3.0 Board

Video IO FMC Mezzanine board (Broadcast/HDCCTV)

Video IO FMC Mezzanine board (LVDS/Camera link)

Подсистема сбора данных для многоканальных ультразвуковых систем неразрушающего контроля

Ультразвуковая дефектоскопия (УЗК) и ультразвуковая томография — пожалуй самые востребованные виды неразрушающего контроля.

Разработчики комплексов УЗК часто сталкиваются с техническими сложностями в управлении ФАР и получением от массива УЗ сенсоров данных в реальном времени. Компания Минерва предлагает подсистему бора данных которая обеспечивает решение этих задач