СФ-Блоки для будущего: соединяем идеи с технологиями

Продукты

СФ-Блоки

Компания Минерва предлагает СФ-блоки с верификацией (testbench, тестовые векторы) и инструкциями по интеграции. По умолчанию блоки предназначены для FPGA, с возможностью адаптации под ASIC. Эти СФ-блоки специально разработаны для обеспечения высокопроизводительных требований в области цифровой обработки сигналов и сжатия видео/аудио, что отражает опыт Minerva в современных аппаратных решениях.

Универсальные динамически конфигурируемые кодеки:

  • Кодек RSC Turbo (Wimax/DVB) кодов, на скорости до 50Мб/с, алгоритм декодирования BCJR в версии MaxLogMap.
  • RSC2 Turbo (DVB2) кода, на скорости до 50Мб/с, алгоритм декодирования BCJR в версии MaxLogMap.
  • WiMAX LDPC, на скорости до 2Гб/с. Алгоритм декодирования BP/Layered BP в версии Normalized Min-Sum.
  • NASA GSFC LDPC (STD 9100) для полного и укороченного кода, на скорости до 1,5Гб/с. Алгоритм декодирования BP/Layered BP в версии Normalized Min-Sum.
  • Turbo CCSDS 131.0-B-3, на скорости до 12Мб/с, алгоритм декодирования BCJR в версии MaxLogMap.
  • LDPC 3GPP TS 38.212 v15.7.0 на скорости до 0.75Гб/с. Алгоритм декодирования Layered BP в версии Normalized Min-Sum.
  • 4D-8PSK CCSDS 413.0-G-2 на скорости до 400Мб/с с мягким декодированием по алгоритму Витерби.
  • Рида-Соломона, на скорости до 6Гб/с, с жестким декодированием.
  • БЧХ, на скорости до 200Мб/с с жестким декодированием.

Аппаратура сопряжения цифровых интерфейсов

Многолетний опыт разработки сложной радиоэлектронной аппаратуры позволяет предлагать профессиональное оборудование для захвата потоков цифровых данных, преобразования форматов в реальном времени, анализа потоков и конвертации интерфейсов. Наше оборудование подходит для подготовки вещания цифрового телевидения, анализа качества потокового аудио и видео, научных исследований и других задач.


Системы тестирования микросхем


Услуги

Minerva разрабатывает СФ-блоки и электронное оборудование

Мы разрабатываем алгоритмы цифровой обработки сигналов для реализации на ПЛИС, оптимизируя производительность и ресурсы. СФ-блоки создаются на VHDL или Verilog с гарантией качества и соблюдения сроков.

Разработка оборудования ведётся по требованиям заказчика или ТЗ, включая ТЭО, схемы, компоновку плат, производство, отладку и документацию. Наш опыт обеспечивает техническую и экономическую эффективность проектов.